亚洲日韩欧美一区二区三区,japanese日本护士booloo,中国XXXXXL17免费,男女差差差差差很痛30分钟

0755-28444777
176 6539 4502

晶振電路PCB如何布線?

作者: 揚(yáng)興晶振 日期:2022-01-11 瀏覽量:

  晶振內(nèi)部結(jié)構(gòu)比較復(fù)雜,如果在連接不妥當(dāng)或者布線錯(cuò)誤,就會(huì)影響到晶振不起振,從而導(dǎo)致產(chǎn)品不能使用。因此,讀懂晶振電路PCB布線流程非常重要,如果您現(xiàn)在還不了解,那就趕緊來看看吧!



  (一)5個(gè)要點(diǎn)搞定晶振電路PCB布線


  1、位置要選對(duì):晶振內(nèi)部是石英晶體,如果不慎掉落或受不明撞擊,石英晶體易斷裂破損,所以晶振的放置遠(yuǎn)離板邊,靠近MCU的位置布局。


  2、兩靠近:耦合電容應(yīng)盡量靠近晶振的電源管腳,如果多個(gè)耦合電容,按照電源流入方向,依次容值從大到小擺放;晶振則要盡量的靠近MCU。


  3、走線短:在電路系統(tǒng)中,高速時(shí)鐘信號(hào)線優(yōu)先級(jí)最高,一般在布線時(shí),需要優(yōu)先考慮系統(tǒng)的主時(shí)鐘信號(hào)線。時(shí)鐘線是敏感信號(hào),頻率越高,要求走線盡量的短,保證信號(hào)的失真度最小。


  4、高獨(dú)立:盡可能保證晶振周圍的沒有其他元件。防止器件之間的互相干擾,影響時(shí)鐘和其他信號(hào)的質(zhì)量。網(wǎng)傳是300mil內(nèi)不要布線,實(shí)際在設(shè)計(jì)中并沒有如此嚴(yán)格。


  5、外殼要接地:晶振的外殼必須要接地,除了防止晶振向外輻射,也可以屏蔽外來的干擾。


  (二)3點(diǎn)要素檢測(cè)晶振是否有問題


  1、檢查晶振本身


  在運(yùn)輸、焊接過程中,都可能會(huì)導(dǎo)致晶振內(nèi)部的水晶片的損壞。如果我們?cè)诤附泳д駮r(shí),焊錫溫度過高,或者是菜鳥級(jí)別的焊接時(shí)間長(zhǎng),都會(huì)影響到晶振本身。如果晶振損毀,直接更換一個(gè)晶振,是查找晶振不起振的問題中最簡(jiǎn)單的。


  2、物料參數(shù)值錯(cuò)誤


  比如STM32使用外部晶振32.768Khz晶振,電容的容值建議在5pf-15pf之間,如果我們選擇不合適的容值,就會(huì)導(dǎo)致晶振不起振。


  3、PCB布線問題


  檢查PCB布線是否存在錯(cuò)誤,如真是這個(gè)問題,那影響就非常大了,這一版就會(huì)浪費(fèi)掉,還要投入更多成本,項(xiàng)目周期也會(huì)增加。

推薦閱讀

樣品申請(qǐng)